AMD ได้เปิดตัว EPYC 'Venice' ซึ่งเป็น ชิป 2nm ตัวแรกของอุตสาหกรรม HPC โดยใช้กระบวนการผลิต TSMC N2 นอกจากนี้ AMD ยังประกาศว่าชิป EPYC รุ่นปัจจุบันบางส่วนจะถูกผลิตในสหรัฐฯ ที่โรงงาน TSMC Fab 21 ในรัฐแอริโซนา

✅ EPYC 'Venice': ชิป 2nm ตัวแรกของอุตสาหกรรม HPC
- ใช้สถาปัตยกรรม Zen 6 และคาดว่าจะเปิดตัวในปี 2026
- เป็นชิป HPC ตัวแรกที่ใช้ TSMC N2 ซึ่งเป็นกระบวนการผลิต 2nm-class
- ผ่านการทดสอบเบื้องต้นแล้ว และสามารถเปิดใช้งานได้สำเร็จ

✅ เทคโนโลยี TSMC N2 และข้อดีของกระบวนการผลิต
- ใช้ Gate-All-Around (GAA) nanosheet transistors ซึ่งช่วยลดการใช้พลังงานลง 24-35% หรือเพิ่มประสิทธิภาพขึ้น 15%
- มีความหนาแน่นของทรานซิสเตอร์เพิ่มขึ้น 1.15 เท่า เมื่อเทียบกับ N3 (3nm-class)

✅ การผลิตชิป EPYC ในสหรัฐฯ
- AMD ประกาศว่าชิป EPYC รุ่นที่ 5 จะถูกผลิตที่ TSMC Fab 21 ในรัฐแอริโซนา
- เป็นการกระจายการผลิตเพื่อเพิ่มความมั่นคงของห่วงโซ่อุปทาน

⚠️ ข้อควรระวังและประเด็นที่ต้องติดตาม
ℹ️ ผลกระทบต่อการแข่งขันในตลาด HPC
- Intel กำลังพัฒนา Xeon 'Clearwater Forest' บนกระบวนการ Intel 18A ซึ่งเป็นคู่แข่งโดยตรงของ EPYC 'Venice'
- ต้องติดตามว่า AMD จะสามารถรักษาความเป็นผู้นำในตลาด HPC ได้หรือไม่

ℹ️ ความท้าทายของกระบวนการผลิต 2nm
- แม้ TSMC N2 จะมีข้อดีด้านประสิทธิภาพ แต่การผลิตชิปที่ขนาดเล็กลงอาจมีความท้าทายด้าน yield และต้นทุน
- ต้องจับตาว่า AMD จะสามารถผลิตชิปในปริมาณมากได้ตามแผนหรือไม่

ℹ️ แนวโน้มของอุตสาหกรรมเซมิคอนดักเตอร์
- การแข่งขันระหว่าง Intel, AMD และ TSMC อาจส่งผลต่อการพัฒนาเทคโนโลยีใหม่ๆ
- อาจมีการเปลี่ยนแปลงในห่วงโซ่อุปทาน หากสหรัฐฯ ผลักดันให้มีการผลิตชิปภายในประเทศมากขึ้น

https://www.tomshardware.com/pc-components/cpus/amds-first-2nm-chip-is-out-of-the-fab-epyc-venice-fabbed-on-tsmc-n2-node
AMD ได้เปิดตัว EPYC 'Venice' ซึ่งเป็น ชิป 2nm ตัวแรกของอุตสาหกรรม HPC โดยใช้กระบวนการผลิต TSMC N2 นอกจากนี้ AMD ยังประกาศว่าชิป EPYC รุ่นปัจจุบันบางส่วนจะถูกผลิตในสหรัฐฯ ที่โรงงาน TSMC Fab 21 ในรัฐแอริโซนา ✅ EPYC 'Venice': ชิป 2nm ตัวแรกของอุตสาหกรรม HPC - ใช้สถาปัตยกรรม Zen 6 และคาดว่าจะเปิดตัวในปี 2026 - เป็นชิป HPC ตัวแรกที่ใช้ TSMC N2 ซึ่งเป็นกระบวนการผลิต 2nm-class - ผ่านการทดสอบเบื้องต้นแล้ว และสามารถเปิดใช้งานได้สำเร็จ ✅ เทคโนโลยี TSMC N2 และข้อดีของกระบวนการผลิต - ใช้ Gate-All-Around (GAA) nanosheet transistors ซึ่งช่วยลดการใช้พลังงานลง 24-35% หรือเพิ่มประสิทธิภาพขึ้น 15% - มีความหนาแน่นของทรานซิสเตอร์เพิ่มขึ้น 1.15 เท่า เมื่อเทียบกับ N3 (3nm-class) ✅ การผลิตชิป EPYC ในสหรัฐฯ - AMD ประกาศว่าชิป EPYC รุ่นที่ 5 จะถูกผลิตที่ TSMC Fab 21 ในรัฐแอริโซนา - เป็นการกระจายการผลิตเพื่อเพิ่มความมั่นคงของห่วงโซ่อุปทาน ⚠️ ข้อควรระวังและประเด็นที่ต้องติดตาม ℹ️ ผลกระทบต่อการแข่งขันในตลาด HPC - Intel กำลังพัฒนา Xeon 'Clearwater Forest' บนกระบวนการ Intel 18A ซึ่งเป็นคู่แข่งโดยตรงของ EPYC 'Venice' - ต้องติดตามว่า AMD จะสามารถรักษาความเป็นผู้นำในตลาด HPC ได้หรือไม่ ℹ️ ความท้าทายของกระบวนการผลิต 2nm - แม้ TSMC N2 จะมีข้อดีด้านประสิทธิภาพ แต่การผลิตชิปที่ขนาดเล็กลงอาจมีความท้าทายด้าน yield และต้นทุน - ต้องจับตาว่า AMD จะสามารถผลิตชิปในปริมาณมากได้ตามแผนหรือไม่ ℹ️ แนวโน้มของอุตสาหกรรมเซมิคอนดักเตอร์ - การแข่งขันระหว่าง Intel, AMD และ TSMC อาจส่งผลต่อการพัฒนาเทคโนโลยีใหม่ๆ - อาจมีการเปลี่ยนแปลงในห่วงโซ่อุปทาน หากสหรัฐฯ ผลักดันให้มีการผลิตชิปภายในประเทศมากขึ้น https://www.tomshardware.com/pc-components/cpus/amds-first-2nm-chip-is-out-of-the-fab-epyc-venice-fabbed-on-tsmc-n2-node
0 ความคิดเห็น 0 การแบ่งปัน 87 มุมมอง 0 รีวิว